1. Jurnal[Kembali]



Gambar 1.1. Jurnal Percobaan 1.


2. Alat dan Bahan[Kembali]

  1. Panel DL 2203D 
  2. Panel DL 2203C 
  3. Panel DL 2203S
  4. Jumper
Gambar 2.1. Modul panel percobaan.
      


Gambar 2.2. Jumper.

3. Rangkaian Simulasi[Kembali]



Gambar 3.1. Rangkaian percobaan.


4. Prinsip Kerja[Kembali]

Asynchronous binary counter hanya menggunakan satu buah sinyal clock eksternal, yang dihubungkan langsung ke flip flop pertama. Output dari flip flop pertama akan menjadi sinyal clock untuk flip flop berikutnya.

Sehingga trigger untuk flip flop kedua berdasarkan dari sinyal pulsa flip flop pertama, dan trigger untuk flip flop ketiga berdasarkan dari sinyal pulsa flip flop kedua dan seterusnya.

Banyaknya flip flop sebanding dengan banyaknya bit jumlah level output yang tersedia.

5. Video [Kembali]



Video percobaan 1.



6. Analisa[Kembali]

1. Bagaimana cara membuat counter asynchronous menjadi counter down?

Jawab:

Dengan cara mengganti input untuk pin clock setiap JK flip flop mulai dari setelah flip flop pertama(flip flop kedua) dan seterusnya dengan output Q' dari flip flop sebelumnya.

2. Apa yang terjadi apabila pin S dan R diberi logika 0?

Jawab:

Jika pin S dan R diberi logika 0 maka pin tersebut akan aktif karena pin S dan R bersifat actif low. Jika kedua pin tersebut aktif maka flip flop masuk ke dalam kondisi terlarang, yaitu kedua outputnya Q dan Q' menghasilkan output yang sama yaitu logika 1. Sehingga output dari counter ini akan diset menjadi 1111.

3. Kenapa output H0, H1, H2, H3 hanya berubah ketika kondisi falling?

Jawab:

Karena untuk JK flip flop yang digunakan untuk konfigurasi pin clocknya ada tanda bulat yang berarti kondisi trigger yang digunakan adalah saat transisi pulsa dari 1 ke 0, yang berarti saat sinyal falling, sehingga output hanya berubah saat trigger falling atau kondisi falling.

7. Link Download[Kembali]

File HTML [klik]

Rangkaian Simulasi Percobaan [klik]

File Video Percobaan [klik]

Download datasheet 74LS112 [klik]